AMD近日发布《AMD Family 1Ah Model 50h-57h处理器性能监控计数器》文档,披露Zen6架构细节。此次聚焦EPYC数据中心处理器(底层逻辑与消费级锐龙相通),在此之前,我们只知道EPYC Zen6是首个采用台积电2nm工艺的高性能处理器,最多256个核心。

Zen6并非Zen4/5的渐进升级,而是全面翻新的高吞吐量宽架构:配备8宽度指令调度引擎(苹果为9宽度),支持SMT;重点强化矢量/浮点运算执行状态监测能力,适配密集数学运算负载;新增闲置调度窗口、后端流水线阻塞等特殊计数器,印证其对宽发射技术与SMT仲裁机制的战略侧重。
Zen6延续512位AVX-512指令集支持,兼容FP64/FP32/FP16/BF16等格式,覆盖FMA/MAC运算、浮点-整数混合矢量执行(含VNNI/AES/SHA等),且持续吞吐量极高,需合并式性能计数器精准测量。近年AMD已将AVX-512作为技术杀招,Zen6单周期矢量运算量超传统测量范围,故需新监视接口。



总体而言,Zen6是AMD首款从底层专为数据中心及AI场景打造的微架构,有望成为计算利器。消费级版本特性保留及实际表现仍需观察。